鎖相環(PLL,Phase Locked Loop)是一種反饋控制電路,主要用於控制環路內部振盪信號的頻率和相位,使其與外部輸入的參考信號保持一致。PLL通常由鑒相器(PD)、環路濾波器(LF)和壓控振盪器(VCO)三部分組成。
在工作過程中,PLL的鑒相器比較輸入參考信號和VCO輸出的反饋信號之間的相位差,並將這個相位差轉換為控制電壓。這個控制電壓經過環路濾波器濾除高頻噪聲後,用於控制VCO,從而使VCO的輸出頻率和相位向輸入參考信號靠攏。當輸出信號的頻率與輸入信號的頻率相等時,兩個信號之間的相位差值被鎖定,這就是「鎖相」的由來。
PLL廣泛套用於通信、雷達、電子設備時鐘生成等領域,實現信號的頻率合成、時鐘恢復和調製解調等功能。